Selasa, 21 Juni 2011

LAPORAN PRAKTIKUM SISTEM DIGITAL HALF ADDER DAN FULL ADDER

 HALF ADDER
Adalah sebuah rangkaian logika yang digunakan untuk menjumlahkan dua bit input. Rangkaian ini hanya dapat digunakan untuk operasi penjumlahan data bilangan biner sampai satu bit saja. half adder memiliki dua terminal input untuk dua variabel bilangan biner dan 2 terminal outpu yaitu SUMMARY OUT (SUM) dan CARRY OUT (CARRY).

Skema pengkabelan HALF ADDER :
Tabel kebenaran :




FULL ADDER
Adalah rangkaian penjumlahan bilangan biner yang lebih dari satu bit. berbeda dengan half adder, rangkaian ini memiliki 3 output yaitu A,B,Cin dan 2 output. Full adder tersusun dari dua rangkaian half adder dan sebuah gerbang OR.

Skema pengkabelan :

Tabel kebenaran :




(TUGAS)
HALF SUBTRACTOR DAN FULL SUBTRACTOR

HALF SUBTRACTOR 
suatu rangkaian yang dapat digunakan untuk melakukan operasi pengurangan data-data bilangan biner hingga 1 bit saja. Half subtractor memiliki 2 terminal input untuk 2 variabel bilangan biner dan 2 terminal output, yaitu SUMMARY OUTPUT (SUM) dan BORROW OUTPUT (BORROW).

gambar blok diagram rangkaian half subtractor : 
Prinsip kerja half subtractor :
Tabel kebenaran :


FULL SUBTRACTOR
Seperti dalam kasus penambahan menggunakan gerbang logika, sebuah subtractor penuh dibuat dengan menggabungkan dua setengah subtractors dan tambahan-gerbang OR.

gambar blok diagram rangkaian full subtractor :
 Tabel kebenaran :

1 komentar: